快科技12月23日消息,據媒體報道,日前,中國科學技術大學潘建偉院士團隊在量子糾錯方向上實現了“低于閾值,越 糾越對”的重大進展,為量子計算機走向實用奠定了重要基礎。
據了解,2025年,中國科學技術大學基于107比特“祖沖之3.2號”量子處理器,提出并實現了全新的“全微波量子態泄漏抑制架構”。

“祖沖之3.2號”處理器在單比特門、兩比特門的操縱精度以及讀取準確率方面的性能較前代處理器得以全方位提升。
在性能提升的基礎上,科研團隊結合全微波量子態泄漏抑制架構,實現了碼距為7的表面碼邏輯比特,邏輯錯誤率隨碼距增加顯著下降,證明了系統已工作在糾錯閾值之下,成功實現了“越糾越對”的目標。
據介紹,實現“低于閾值”的量子糾錯是全球量子計算領域長期追尋的核心目標,也是驗證量子計算系統能否從原型機走向實用化的關鍵里程碑之一。
這一新的技術路線,也為未來構建百萬比特級量子計算機提供了一種更具優勢的解決方案。

本文鏈接:http://www.www897cc.com/showinfo-17-189226-0.html中國量子糾錯研究取得新進展 量子計算機離實用更近了
聲明:本網頁內容旨在傳播知識,若有侵權等問題請及時與本網聯系,我們將在第一時間刪除處理。郵件:2376512515@qq.com