歐洲高性能計算聯合體(EuroHPC JU)宣布啟動DARE項目,旨在開發多款數據中心級RISC-V架構芯片。DARE項目全稱為“Digital Autonomy with RISC-V in Europe”,意在通過RISC-V架構實現歐洲的數字自主。
該項目的目標是利用先進的制程節點,基于歐盟設計和開發的行業標準芯粒,構建原型高性能計算(HPC)和人工智能(AI)系統,并為其打造完整的軟件堆棧。DARE項目首期包含三個分支芯片項目:用于通用HPC工作負載的通用處理器、面向HPC-AI融合領域的矢量加速器,以及專為HPC應用中AI推理加速的AI處理器。
在這些項目中,負責AI處理器開發的Axelera AI獲得了6160萬歐元的資助,用于開發一款名為Titania的AI推理芯粒。此外,Codasip將負責通用處理器的開發,而Openchip將專注于矢量加速器的開發。這些項目不僅展示了RISC-V架構在高性能計算和人工智能領域的潛力,也體現了歐洲在半導體技術自主創新方面的決心。
RISC-V作為一種開源指令集架構,近年來在全球范圍內受到廣泛關注。其開放性和靈活性使其成為傳統架構的有力替代品,尤其在數據中心和AI應用中展現出巨大的發展潛力。DARE項目的啟動,標志著歐洲在推動RISC-V架構的商業化和產業化方面邁出了重要一步。
本文鏈接:http://www.www897cc.com/showinfo-27-136073-0.html歐洲DARE項目啟動:RISC-V架構助力數據中心級芯片開發
聲明:本網頁內容旨在傳播知識,若有侵權等問題請及時與本網聯系,我們將在第一時間刪除處理。郵件:2376512515@qq.com
上一篇: 新加坡斥資5億新元加強半導體研發